研究队伍
 
 
 
 
 
 
 
现在位置:首页 > 研究队伍 > 专家人才
 

姓 名:
陈黎明
性    别:
职 务:
职    称:
副研究员
学 历:
博士
通讯地址:
北京市朝阳区北土城西路3号
电 话:
010-82995570
邮政编码:
100029
传 真:
010-62055514
电子邮件:
chenliming@ime.ac.cn

所属部门:
智能感知研发中心
简历:

  教育背景

  2004.9-2009.7 华中科技大学 电子科学与技术系 微电子学与固体电子学专业 博士

  2000.9-2004.7 华中科技大学 电子科学与技术系 电子科学与技术专业                 学士

  工作经历

  2012.7-至今 中国科学院微电子研究所 副研究员 低功耗医用SoC项目负责人

  2009.7-2012.6 中国科学院微电子研究所 助理研究员 超大规模VLSI设计

研究方向:

  低功耗微处理器与超大规模集成电路设计,长期从事低功耗处理器架构、晶体管级近亚阈值技术、低功耗感知SoC设计等工作,取得一系列科研和产业化成果,尤其在低功耗语音信号处理SoC领域成果显著。主持或参与包括国家863、国家自然科学基金、中科院战略先导专项、中科院知识创新重大工程等国家、省部级、地方及企业横向合作等系列重大项目,累计发表论文20余篇,申请专利5项,论著1部。

  突出的产业化成果包括:研发完成国内首颗数字助听器SoC芯片,性能和功耗指标均满足产品需求,该成果对于打破国外芯片垄断,推动自主品牌助听器发展意义重大。研发完成具有独立自主知识产权的低功耗、高能效专用指令集处理器FlexEngine IP,并通过工信部软件与集成电路促进中心(CSIP)质量评级。研发完成人工耳蜗植入体低功耗芯片设计,解决功耗瓶颈,该成果已交付公司并用于人工耳蜗产品开发。

学科类别:
社会任职:
获奖及荣誉:
代表论著:

  发表论文:

  [1] Li-Ming Chen, Zeng-Hui Yu, Cheng-Ying Chen, Xiao-Yu Hu, Jun Fan, Jun Yang, Yong Hei. A 1-V, 1.2-mA fully integrated SoC for digital hearing aids. Microelectronics Journal, 46:12-19, 2015 (SCI. IF: 0.924).

  [2] Chen Liming, Zou Xuecheng, Lei Jianming, Liu Zhenglin. Dynamic Cache Resoures Allocation for Energy Efficiency. The Journal of China Universities of Posts and Telecommunications. February 2009, 16(1): 121–126 (EI)

  [3] Chen Liming, Zou Xuecheng, Lei Jianming, Liu Zhenglin. On-line Cache Resizing for Low-power Microprocessors. The Journal of Southwest Jiaotong University. Apr. 2009, 17(2), (EI)

  [4] Chen Liming, Zou Xuecheng, Lei Jianming, Liu Zhenglin. Dynamically Reconfigurable Cache for Low-Power Embedded System. IEEE International Conference on Natural Computation (ICNC’07). 2007.Vol 5, 180-184. (EI)

  [5] 陈黎明,邹雪城,雷鑑铭,刘政林. 应用于低功耗的可重构cache结构. 华中科技大学学报. 2008.Vol 36, No.9, 29-32.(EI)

  [6] 陈黎明,邹雪城,雷鑑铭,刘政林. 动态可重构cache结构的研究与设计 微电子学. 2007.Vol 37, No.6, 895-898.

  [7] 陈黎明,邹雪城,雷鑑铭,付智辉. 应用于低功耗SoC的动态时钟管理技术. 微电子学. 2007.Vol 37,No.1,45-48.

  [8] 陈黎明,邹雪城,雷鑑铭,付智辉. 多功能高效汉字/图形LCD控制器的设计. 微电子学与计算机. 2007.Vol 24, No.2,110-112.

  [9] Chengying Chen, Liming Chen, Jun Fan, Zenghui Yu, Jun Yang, Xiaoyu Hu, Yong Hei, Feng Zhang, A 1V, 1.1mW Mixed-Signal Hearing Aid SoC in 0.13μm CMOS Process, 2016 IEEE International Symposium on Circuits and Systems (ISCAS 2016), 2016.5 (EI,ISTP)

  [10] Yuan Jia, Chen Liming, Yu Zenghui, Hei Yong A sub-milliwatt audio-processing platform for digital hearing aids Journal of Semiconductors. Vol.7. 2014 (EI)

  [11] Cai Jiangzheng, Zhang Sumin, Yuan Jia, Shang Xinchao, Chen Liming, Hei Yong. A 320 mV, 6 kb subthreshold 10T SRAM employing voltage lowering techniques. Journal of Semiconductors. Vol.6 2015 (EI)

  [12] 于增辉,黑勇,薛金勇,于伽,陈黎明,周玉梅、助听器多通道宽动态压缩的低功耗硬件实现,哈尔滨工程大学学报,第33 卷,第1 期,106-111 页,2012 (EI)

  [13] 薛金勇, 黑勇, 陈黎明,快速高效无损图像压缩系统的低功耗硬件实现,哈尔滨工程大学学报,No.3,2014(EI)

  论著:

  Ultra-Low Power Integrated Circuit Design: Circuits, Systems, and Applications. Springer, 2014, (Liming Chen is the corresponding Author for chapter 5).

  翻译:极低功耗集成电路设计:电路,系统和应用

  专利:

  [1] 编码方法及装置、图像压缩方法及系统(201110103853.4)

  [2] 低功耗wola滤波器组及其分析和综合阶段电路(201110252568.9)

  [3] 一种高噪声容限高速亚阈值存储单元(201410095162.8)

  [4] 一种亚阈值SRAM存储单元(201410093326.3)

  [5] 应用于近/亚阈值数字电路的统计静态时序分析方法(201610409009.7)

承担科研项目情况:

  (1)面向医用集成电路的极低功耗数字信号处理器及电路实现关键技术研究(2008AA010704) 863计划2009.1~2011.12

  (2)极低功耗近/亚阈值数字电路的时序可靠性技术研究(61306093)国家自然科学基金2014.1~2016.12

  (3)极低功耗智能感知技术(XDA06020401)中国科学院战略性先导科技专项 2012.1~2016.12

  (4)应用于助听器的低功耗语音SoC研发 产业合作项目2012.6~至今

  (5)人工耳蜗体内植入芯片的低功耗设计 产业合作项目2012.3~2013.8

  (6)多传感器集成与节点核心芯片研发(KGCX2-YX-148)中科院知识创新工程重大方向2010.1~2011.4

备注:
文章下载: